电工优优今天要和大家分享的两个74LS192级联构成两位十进制计数器相关信息,接下来我将从两个74ls192设计100进制,两个74ls190设计两位十进制,两个74ls192设计24进制这几个方面来介绍。
2个74ls192和一个74ls00怎么构成24进制计数器(有原理
下面以两个74LS192级联构成两位十进制计数器控制实现0.0~9.9V的切换为例。低位计数器输出Qo、Qi、Q2、Q3分别提供0.1V、0.2V、0.4V、0.8V的控制信号;高位计数器输出Qo.Qi、Q2、Q3分别提供1V、2V、4V、8V的控制信号。采用按键作为步进加、步进减的控制按钮;为了防止在按钮过程中出现振铃现象,在计数器加计数、减计数时钟脉冲端与加、减计数按钮之间接入施密特触发器74LS14,以消除振铃现象。
预置数选通端可以接拨码开关,以实现预置数的设置;用开关控制预置数选通端的选通状态,开关闭合时预置数选通端为低电平,选通端有效,预置数送到输出端;开关断开时预置数选通端为高电平,选通端无效,不能将预置数送到输出端。
由两个74LS192级联构成两位十进制计数器的电路如下图所示。
在图中,1V以下的计数器74LS192的时钟可以由“+”、“-”两键分别控制输出电压步进增减,1V以上的计数器74LS192的加、减计数时钟则由低位的进、借位输出提供。
如果需要3位以上的减计数和预置数,则可以在图中的基础上继续级联192、相应的拨码开关及相应的74LS14,直到满足要求为止。
74LS192的输出接驱动继电器激磁线圈的晶体管基极,如下图所示。
为了使晶体管与TTL电平匹配,需要在74LS输出与晶体管基极之间串联适当的电阻,如15~20kΩ的电阻,同时在晶体管基极与发射极之间并联lOkΩ的电阻,以确保在74LS192输出低电位时晶体管处于关断状态。
关于74LS192,计数器就介绍完了,您有什么想法可以联系小编。
以上就是"电工优优"为大家介绍的两个74ls192设计100进制的相关信息,想了解更多"两个74LS192级联构成两位十进制计数器,两个74ls192设计100进制,两个74ls190设计两位十进制,两个74ls192设计24进制"相关知识,请收藏电工无忧吧。