电工优优今天要和大家分享的jk触发器实现74ls194功能相关信息,接下来我将从jk触发器实现7进制计数器,jk触发器实现74ls194,jk触发器实现7进制同步计数器这几个方面来介绍。
徐海四 移位寄存器应用ppt
JK触发器介绍
JK触发器是数字电路触发器中的一种基本电路单元。JK触发器具有置0、置1、保持和翻转功能,在各类集成触发器中,JK触发器的功能最为齐全。在实际应用中,它不仅有很强的通用性,而且能灵活地转换其他类型的触发器。由JK触发器可以构成D触发器和T触发器。
JK触发器工作特性
建立时间:是指输入信号应先于CP信号到达的时间,用tset表示。由图7.5.5可知,J、K信号只要不迟于CP信号到达即可,因此有tset=0。保持时间:为保证触发器可靠翻转,输入信号需要保持一定的时间。保持时间用tH表示。如果要求 CP=1期间J、K的状态保持不变,而CP=1的时间为tWH,则应满足:tH≥tWH。
传输延迟时间:若将从CP下降沿开始到输出端新状态稳定地建立起来的这段时间定义为传输时间,则有:tPLH=3tpd tPHL=4tpd 最高时钟频率:因为主从触发器都是由两个同步RS 触发器组成的,所以由同步RS触发器的动态特性可知 ,为保证主触发器的可靠翻转,CP高电平的持续时间tWH应大于3tpd。同理,为保证从触发器能可靠地翻转, CP低电平的持续时间tWL也应大于3tpd。因此,时钟信号的最小周期为:Tc(min)≥6tpd 最高时钟频率fc(max)≤1/6tpd。
如果把图7.5.5的J、K触发器接成T触发器使用(即将J和K相连后接至高电平),则最高时钟频率还要低一些。因为从CP的下降沿开始到输出端的新状态稳定建立所需要的时间为tPHL≥4tpd,如果CP信号的占空比为50%,那么CP信号的最高频率只能达到fc(max)=1/2tPHL=1/8tpd。
jk触发器实现74ls194功能
实验原理:
1)对于其中的重置清零等功能,我们可以采用74LS153(四选一数据选择器)进行各种功能的实现
2)对于有限状态的转换,首先,要先确定好两种状态的控制条件,其次,
要根据外加信号来确定当前状态的下一状态是什么,并由此列好状态转移表,根据表中的数据确定好相应的真值表达式,根据状态表达式,在结合JK触发器的相关状态转移公式来确定电路的连接。
3)要通过一位数码管来显示相应的内容,则需要借助我们前面学过的74LS48来产生BCD码,以方便数码管的显示。
4)通过对比原元器件和自己设计的元器件,得到相应的结论。
实验内容:
1.利用JK触发器,设计具备完整功能74LS197的模块电路
实验思路:
当脉冲波形加在一个JK触发器的时钟输入时,JK触发器链接成切换状态(J=K=1),这是Q输出就是一个频率为时钟输入频率一般的方波。因此,单个触发器可以用做除2芯片。触发器在每一个触发时钟边沿改变状态,这就产生了一个输出,它的频率变为时钟波形频率的一半。时钟频率的进一步分频可以通过将触发器的输出用做第二个触发器的时钟输入来实现。以此类推,用这种方式连接触发器,就可以实现2^n分频,其中n是触发器的个数。因此,要实现74LS197的十六进制计数功能,就可以通过依次连接4个JK触发器(其中每个触发器的Q输出作为下一级的时钟输入),且4个触发器共用一个清零端。
实验电路如下:
其中,各个输入输出的接口已经用文字标注好,其中,测试电路如下:
利用逻辑分析仪同时对原元器件和设计出来的元器件进行波形分析,分析波形如下:
1)计数功能
当将CLK1与时钟相连,Q0与CLK2相连,开关PL,MR置于开路,可得的波形图如下:
由波形可知,两者之间相对应的输出点的波形一样,可知,计数功能已经实现。
2)清除功能
当将MR接低电平,即将开关MR闭合,可得,Q0~Q3全为零,实验波形如
由波形可知,清除功能实现。
3)送数功能:
当将MR置于高电平,PL置于低电平,74LS197实行送数功能,实验波形如下:(分别将D0=D2=1,D1=D3=0)
2.利用JK触发器,设计具备完整功能74LS194的模块电路
实验思路:
根据功能表,可以得出相应的真值表达式,然后利用四选一选择器进行功能之间的切换
注意:实行清除功能时,BUTTON闭合时为接低电平,但是74LS153的使能端是低电平有效,故需要进行取反操作。实验电路图如下:
1)清除功能
当MR接低电平时,执行清除操作,得到的波形图如下所示:所有输出都被置零,符合情况,即该功能实现
2)送数功能
当S1,S0都置1时,实行送数功能,使得D1,D3为高电平,得到的实验波形如下:
两波形一样,故该功能实现
3)右移功能
当S1=1,S0=0时,执行右移功能,此时,令SR=1,得到的实验波形如下:
4)左移功能
当S1=0,S0=1时,执行左移功能,此时,令SL=1,得到的实验波
5)保持功能
当S1=0,S0=0时,执行保持功能
综上,可得,设计的电路图能够实现原元器件74LS194的相应的功能。
3.按状态转换图设计同步状态机。D0=0时4状态循环,D0=1时6状态循环。
实验思路:
首先,跟据状态转换图可以列出相应的状态转移表:
由真值表可得真值表达式为:
根据相应的真值表达式,可得实验电路图如下:
1) 将 D0置低电平,可得:数码管依次显示一下数字:
0 -》 1 -》 4 -》 5 -》0(循环)
2) 将 D0置高电平,可得:数码管依次显示一下数字:
0 -》 3 -》 2 -》 6 -》 7 -》 5 -》0(循环)
关于jk触发器,74ls194就介绍完了,您有什么想法可以联系小编。
以上就是"电工优优"为大家介绍的jk触发器实现7进制计数器的相关信息,想了解更多"jk触发器实现74ls194功能,jk触发器实现7进制计数器,jk触发器实现74ls194,jk触发器实现7进制同步计数器"相关知识,请收藏电工无忧吧。