电工优优今天要和大家分享的示波器采样率和存储深度详解相关信息,接下来我将从示波器采样率和存储深度的意义,示波器采样率和存储深度,示波器带宽和采样率这几个方面来介绍。
示波器采样率和存储深度详解
采样、采样速率
我们知道,计算机只能处理离散的数字信号。在模拟电压信号进入示波器后面临的首要问题就是连续信号的数字化(模/数转化)问题。一般把从连续信号到离散信号的过程叫采样(sampling)。连续信号必须经过采样和量化才能被计算机处理,因此,采样是数字示波器作波形运算和分析的基础。通过测量等时间间隔波形的电压幅值,并把该电压转化为用八位二进制代码表示的数字信息,这就是数字存储示波器的采样。采样电压之间的时间间隔越小,那么重建出来的波形就越接近原始信号。采样率(sampling rate)就是采样时间间隔。比如,如果示波器的采样率是每秒10G次(10GSa/s),则意味着每100ps进行一次采样。
图2 示波器的采样
根据Nyquist采样定理,当对一个最高频率为f 的带限信号进行采样时,采样频率SF必须大于f 的两倍以上才能确保从采样值完全重构原来的信号。这里,f 称为Nyquist频率,2 f 为Nyquist采样率。对于正弦波,每个周期至少需要两次以上的采样才能保证数字化后的脉冲序列能较为准确的还原原始波形。如果采样率低于Nyquist采样率则会导致混迭(Aliasing)现象。
图3 采样率SF
图4和图5显示的波形看上去非常相似,但是频率测量的结果却相差很大,究竟哪一个是正确的?仔细观察我们会发现图4中触发位置和触发电平没有对应起来,而且采样率只有250MS/s,图5中使用了20GS/s的采样率,可以确定,图4显示的波形欺骗了我们,这即是一例采样率过低导致的混迭(Aliasing)给我们造成的假像。
图4 、5 250MS/s采样率的波形显示;20GS/s采样的波形显示。
因此在实际测量中,对于较高频的信号,工程师的眼睛应该时刻盯着示波器的采样率,防止混迭的风险。我们建议工程师在开始测量前先固定示波器的采样率,这样就避免了欠采样。力科示波器的时基(Time Base)菜单里提供了这个选项,可以方便的设置。
由Nyquist定理我们知道对于最大采样率为10GS/s的示波器,可以测到的最高频率为5GHz,即采样率的一半,这就是示波器的数字带宽,而这个带宽是DSO的上限频率,实际带宽是不可能达到这个值的,数字带宽是从理论上推导出来的,是DSO带宽的理论值。与我们经常提到的示波器带宽(模拟带宽)是完全不同的两个概念。
那么在实际的数字存储示波器,对特定的带宽,采样率到底选取多大?通常还与示波器所采用的采样模式有关。
采样模式
当信号进入DSO后,所有的输入信号在对其进行A/D转化前都需要采样,采样技术大体上分为两类:实时模式和等效时间模式。
实时采样(real-time sampling)模式用来捕获非重复性或单次信号,使用固定的时间间隔进行采样。触发一次后,示波器对电压进行连续采样,然后根据采样点重建信号波形。
等效时间采样(equivalent-time sampling),是对周期性波形在不同的周期中进行采样,然后将采样点拼接起来重建波形,(https://www.dgzj.com/ 电工之家)为了得到足够多的采样点,需要多次触发。等效时间采样又包括顺序采样和随机重复采样两种。使用等效时间采样模式必须满足两个前提条件:1.波形必须是重复的;2.必须能稳定触发。
实时采样模式下示波器的带宽取决于A/D转化器的最高采样速率和所采用的内插算法。即示波器的实时带宽与DSO采用的A/D和内插算法有关。
这里又提到一个实时带宽的概念,实时带宽也称为有效存储带宽,是数字存储示波器采用实时采样方式时所具有的带宽。这么多带宽的概念可能已经看得大家要抓狂了,在此总结一下:DSO的带宽分为模拟带宽和存储带宽。通常我们常说的带宽都是指示波器的模拟带宽,即一般在示波器面板上标称的带宽。而存储带宽也就是根据Nyquist定理计算出来的理论上的数字带宽,这只是个理论值。
通常我们用有效存储带宽(BWa)来表征DSO的实际带宽,其定义为:BWa=最高采样速率 / k,最高采样速率对于单次信号来说指其最高实时采样速率,即A/D转化器的最高速率;对于重复信号来说指最高等效采样速率。K称为带宽因子,取决于DSO采用的内插算法。DSO采用的内插算法一般有线性(linear)插值和正弦(sinx/x)插值两种。K在用线性插值时约为10,用正弦内插约为2.5,而k=2.5只适于重现正弦波,对于脉冲波,一般取k=4,此时,具有1GS/s采样率的DSO的有效存储带宽为250MHz。
图6 不同插值方式的波形显示
内插与最高采样率之间的理论关系并非本文讨论的重点。我们只须了解以下结论:在使用正弦插值法时,为了准确再显信号,示波器的采样速率至少需为信号最高频率成分的2.5倍。使用线性插值法时,示波器的采样速率应至少是信号最高频率成分的10倍。这也解释了示波器用于实时采样时,为什么最大采样率通常是其额定模拟带宽的四倍或以上。
在谈完采样率后,还有一个与DSO的A/D密切相关的概念,就是示波器的垂直分辨率。垂直分辨率决定了DSO所能分辨的最小电压增量,通常用A/D的位数n表示。前面我们提到现在DSO的A/D转换器都是8位编码的,那么示波器的最小量化单位就是1/256,(2的8次方),即0.391%。了解这一点是非常重要的,对于电压的幅值测量,如果你示波器当前的垂直刻度设置成1v/div的档位,那意味着你的测量值有8V*0.391%=31.25mV以内的误差是正常的!!!因为小于31.25mV的电压示波器在该文件位元下已经分辨不出来了,如果只用了4位,那测出来的误差更惊人!所以建议大家在测量波形时,尽可能调整波形让其充满整个屏幕,充分利用8位的分辨率。我们经常听到有工程师抱怨示波器测不准他的电压或者说测量结果不一致,其实大多数情况是工程师还没有理解示波器的垂直分辨率对测量结果的影响。这里顺便提一下,关于示波器的测量精度问题,必须澄清一点——示波器本身就不是计量的仪器!!!它是“工程师的眼睛”,帮助你更深入的了解你的电路的特征。
图7 是用模拟带宽为1GHz的示波器测量上升时间为1ns的脉冲,在不同采样率下测量结果的比较,可以看出:超过带宽5倍以上的采样率提供了良好的测量精度。进一步,根据我们的经验,建议工程师在测量脉冲波时,保证上升沿有5个以上采样点,这样既确保了波形不失真,也提高了测量精度。
图7 采样率与带宽的关系
图8 采样率过低导致波形失真
提到采样率就不能不提存储深度。对DSO而言,这两个参量是密切相关的。
存储、存储深度
把经过A/D数字化后的八位二进制波形信息存储到示波器的高速CMOS内存中,就是示波器的存储,这个过程是“写过程”。内存的容量(存储深度)是很重要的。对于DSO,其最大存储深度是一定的,但是在实际测试中所使用的存储长度却是可变的。
在存储深度一定的情况下,存储速度越快,存储时间就越短,他们之间是一个反比关系。存储速度等效于采样率,存储时间等效于采样时间,采样时间由示波器的显示窗口所代表的时间决定,所以:
存储深度 =采样率 × 采样时间(距离 = 速度×时间)
力科示波器的时基(Time Base)卷标即直观的显示了这三者之间的关系,如图9所示
图9 存储深度、采样率、采样时间(时基)的关系
由于DSO的水平刻度分为10格,每格的所代表的时间长度即为时基(time base),单位是t/div,所以采样时间= time base × 10.
由以上关系式我们知道,提高示波器的存储深度可以间接提高示波器的采样率:当要测量较长时间的波形时,由于存储深度是固定的,所以只能降低采样率来达到,但这样势必造成波形质量的下降;如果增大存储深度,则可以以更高的采样率来测量,以获取不失真的波形。
图10的曲线充分揭示了采样率、存储深度、采样时间三者的关系及存储深度对示波器实际采样率的影响。比如,当时基选择10us/div文件位时,整个示波器窗口的采样时间是10us/div * 10格=100us,在1Mpts的存储深度下,当前的实际采样率为:1M÷100us=10Gs/s,如果存储深度只有250K,那当前的实际采样率就只要2.5GS/s了!
图10 存储深度决定了实际采样率的大小
一句话,存储深度决定了DSO同时分析高频和低频现象的能力,包括低速信号的高频噪声和高速信号的低频调制。
以上就是"电工优优"为大家介绍的示波器采样率和存储深度的意义的相关信息,想了解更多"示波器采样率和存储深度详解,示波器采样率和存储深度的意义,示波器采样率和存储深度,示波器带宽和采样率"相关知识,请收藏电工无忧吧。